《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于ADV212芯片的視頻壓縮系統應用設計技術
基于ADV212芯片的視頻壓縮系統應用設計技術
摘要: ADV212是一種低價、單片、低功耗、全數字的CMOS超大規模集成電路。它在實現JPEG2000 圖像壓縮必需的高強度計算同時能產生適用于大多數應用的碼流。該芯片的核工作電壓1. 5V, I /O 電壓2. 5V 到3. 3V, 主要包括一個專門的小波變換引擎,3個熵編碼器, 一個片內存儲器, 一個內置精簡指令集( R ISC )處理器。圖像或視頻數據由AD 內部12位像素接口輸入, 采樣結果隔行輸入小波變換引擎,然后采用5 /3或9 /7濾波器將每個圖塊或幀分解為子帶, 得到的小波系數寫入內部存儲器。熵編解碼器將數據編碼為JPEG2000 標準。內部DMA 引擎提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。圖1為ADV212的內部功能圖。
關鍵詞: FPGA 視頻壓縮 ADV212
Abstract:
Key words :

  1  引  言

  近十年來, 高清數字電視(HDTV )業務在全球范圍內得到廣泛的推廣應用(美國03 年率先開通了HDTV 的路基有線網, 中國也確定了幾年內HDTV 逐漸取代傳統電視網的計劃) , 但是由于其視頻數據量巨大, 不便于存儲與傳輸, 而傳統的壓縮系統存在壓縮質量不高及實時性不強等特點, 因此, 研究基于高清視頻信號的壓縮系統變得意義重大。美國AD公司新推出的編解碼芯片ADV 212, 采用小波變換和自適應算術編碼技術, 具有層進式傳輸, 焦點區域壓縮, 多尺度、多分辨率分析和時域局部化等特點, 使壓縮后的信號可以輕易通過有線甚至窄帶無線信道傳遞給中央控制臺, 具有壓縮可調范圍大, 壓縮質量高等優點。基如此, 本文設計了一種ADV212結合FPGA和DSP的高效視頻壓縮系統。

  2  ADV212結構及功能

  2. 1  內部結構

  ADV212是一種低價、單片、低功耗、全數字的CMOS超大規模集成電路。它在實現JPEG2000 圖像壓縮必需的高強度計算同時能產生適用于大多數應用的碼流。該芯片的核工作電壓1. 5V, I /O 電壓2. 5V 到3. 3V, 主要包括一個專門的小波變換引擎,3個熵編碼器, 一個片內存儲器, 一個內置精簡指令集( R ISC )處理器。圖像或視頻數據由AD 內部12位像素接口輸入, 采樣結果隔行輸入小波變換引擎,然后采用5 /3或9 /7濾波器將每個圖塊或幀分解為子帶, 得到的小波系數寫入內部存儲器。熵編解碼器將數據編碼為JPEG2000 標準。內部DMA 引擎提供存儲器之間的高帶寬傳輸及各模塊和存儲器之間的高性能傳輸。圖1為ADV212的內部功能圖。

ADV212的內部功能結構圖

圖1  ADV212的內部功能結構圖

  2. 2  ADV212功能模塊分析

  ( 1)小波變換引擎。

  DV212提供了一個高精度的小波變換處理器,可實現6級小波分解。在編碼模式下, 小波處理器對原始采樣數據進行變換、量化, 并將小波系數存入內部存儲器中。

  在解碼模式下, 從內部存儲器中讀取小波變換系數, 并通過解碼計算, 得到編碼前的原始數據。

  ( 2)熵編碼器。

  熵編解碼器用來對小波系數的編碼塊進行背景建模和算術編碼, 同時可在壓縮過程中計算最佳速率和失真性能所必需的失真度。由于熵編碼過程在JPEG2000 壓縮工程中對計算要求最高, 因此,ADV202內部提供了三個專用的硬件熵編解碼器。

  ( 3)內部存儲器。

  存儲系統的主要功能是管理小波系數數據和臨時的代碼塊特征數據, 以及創建、分解、存儲JPEG2000代碼流的臨時工作空間。此外, 存儲系統還被用于R ISC處理器的程序和數據存儲。

  ( 4)嵌入式R ISC處理器。

  ADV212內嵌了一個32 位的R ISC 處理器, 可用來配置、控制和管理其它專用硬件模塊以及分解和產生JPEG2000視頻流。RISC 處理器具有和每一個程序和數據存儲器、中斷控制器、標準總線接口及定時器計數器所對應的ROM 和RAM。

  2. 3  主要特征

  具有針對視頻和靜止圖像的單片JPEG2000壓縮和解壓解決方案。

  與芯片ADV202管腳一致, 支持ADV 202的全部功能。

  新增加了支持JTAG /boundary掃描功能, 功耗比ADV 202低30%。

  采用獨特的空間超效率回歸濾波( SURF)技術, 可實現低功耗和低成本小波束壓縮, 支持高達6級的9 /7和5 /3小波轉換。

  使用5 /3小波可編程圖塊/圖像尺寸在3分量4: 2: 2隔行掃描中的寬度可達2048像素, 單壓縮模式可高達4096像素, 最大圖塊/圖像高度4096像素。

  支持ITU - R B. T656、SMPTE 125M PAL /NTSC、SMPTE 274M、SMPTE 293M ( 525p )、ITU - RBT. 1358( 625p)等多種視頻接口協議, 以及不可逆模式最大輸入速度為65M sps、可逆模式最大輸入速度為40Msps的任何視頻格式。

  兩個或多個ADV212 能組合滿幀SMPTE274M HDTV( 1080i)或SMPTE 296M ( 720p)。

  能暫時隔行粘貼SD視頻源幀, 以改善質量。

  靈活的異步SRAM 類型主接口能無縫連接到16 /32位微控制器和ASIC。

  2. 4  ADV 212的軟件配置

  ADV212的工作模式是在初始化固件中通過寫寄存器的狀態字來設定, 固件程序的后綴名為* . sea, 通過USB 接口下載到ADV212的間接存儲器中, 其地址段為0x00050000~ 0x0005EFF, 數據寬度32b its。采用C語言的ADV212程序編碼流程如圖2所示。

ADV212程序編碼流程

  3  基于ADV212芯片的高清視頻壓縮系統設計

  本系統以ADV212為核心, 配以通用處理器, 可以實現分辨率達到1080 i的高清視頻信號壓縮。

 

  3. 1  多片編碼模式

  由于ADV212在不可逆和可逆模式下數據最大輸入速率分別為65Mbps和40Mbps, 而有效的視頻轉化輸入數據速率約為124Mbps, 因此, 至少需要兩片ADV 212才可以實現全分辨率1080 i視頻信號的編解碼。在編碼過程中, Y數據和CbCr數據通過不同的總線輸入到ADV212, 其中AD212_1處理1080i視頻信號的亮度數據, 而ADV202 _2 則用于處理1080 i視頻信號的色度數據。為了對此應用模式下對應的輸出數據進行同步, 其輸入數據必須是EAV /SAV 編碼格式。如果要獲取更高的性能, 例如1080 i視頻的無損壓縮, 可選用3 片或更多的ADV 212來處理信號。圖3 為兩片ADV212編碼硬件連接圖。

兩片ADV212編碼硬件連接圖

  ADV 212的多片模式在編碼時, 芯片通常作為從設備, 而在解碼時可分為主/從或從/從模式。在主從模式下, 主片的HVF 輸出和從片的HVF輸入連接在一起, 并且主片從片的SCOMM 也接在控制器的相同IO 引腳。在從從模式下, ADC212 的HVF由同一個外部同步信號生成并且SCOMM接到控制器的相同IO 引腳。在多片模式中, 所有ADV 212 的SW IRQ1 都不可被屏蔽, SW IRQ 1 在E IRQ IE (外部中斷使能)寄存器中。

  3. 2  系統設計

  基于ADV212芯片的多片連接模式和高效壓縮性能, 并結合FPGA + DSP的可編程性, 我們設計了一種如圖4所示的視頻壓縮系統。由圖可知, 該系統主要由A /D 轉換器、FPGA 模塊、DSP 模塊、ADV212編碼/解碼器四部分組成, 各部分的功能及技術途徑如下:

  A /D轉換由ADV7402來完成, 它能自動檢測和轉換標準模擬基帶電視信號成符合CC IR656 的4:2: 2 分量數字視頻數據。解壓時的D /A 轉換由ADV7321來完成。

系統結構框圖

圖4  系統結構框圖。

  FPGA 模塊作為整個系統的中樞, 對系統中各個芯片的信號起橋接作用。首先根據需要完成圖像數據的初步處理(如去噪) , 然后將數據分為大小相同的兩個子塊, 使其能分別在兩個ADV 212中處理。

  同時, 要向ADV212提供復位、片選、行場同步、讀寫以及時鐘等信號控制多片ADV212的工作時序和工作模式, 并為DSP提供復位信號。在工作過程中,FPGA 要不斷向外部發送工作狀態的反饋信息。在接到外部發來的!傳輸?指令后, 碼流將從存儲器中被取出, FPGA 將其轉換成比特流格式后發往信道。

  DSP模塊是系統的主控者, 由它完成對ADV 212和ADV7402的初始化。ADV212 編碼后產生的JPEG2000格式碼流首先送入DSP進行加密,然后存入SDRAM 中等待接收! 傳輸?指令, 在接到!傳輸?指令后DSP將存儲在SDRAM中待發送的碼流送入并/串轉換DPRAM, 最后在FPGA 中轉換成串行比特流發送出去。

  系統開始工作后, 由外部的模擬視頻信號傳送給ADV 7402。ADV7402經過采樣, 量化后輸出符合要求的數字視頻數據。視頻數據流通過FPGA 的橋接送給ADV 212進行壓縮編碼。為了提高壓縮率,可以在視頻數據流流過FPGA 時, 對數據進行丟場處理, 以人為降低需要進行壓縮編碼的源數據速率。

  壓縮好的數據再由ADV212傳送給FPGA 里面的接口控制器, 由控制器按照規定接口協議輸出壓縮數據流。

  4  結束語

  結合FPGA 和DSP 的高度靈活性, 利用ADV 212的多片模式和高效的壓縮性, 設計出一個壓縮/解壓縮系統, 較好的解決了高清視頻信號高壓縮、高保質難的問題, 為高清數字電視業務的啟動和普及打下了良好的基礎。
 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 美女三级在线 | 国产短视频精品一区二区三区 | 毛片久久久 | 男女国产视频 | 一个人看的www片免费视频中文 | 久草首页在线观看 | 国产看片一区二区三区 | 亚洲精品一区二区三区在线观看 | 国产亚洲精品久久久久91网站 | 欧美视频久久久 | 青青草国产免费国产是公开 | 亚洲精品国自产拍影院 | 免费a级片网站 | 国产精品香蕉一区二区三区 | 亚洲国产日韩综合久久精品 | a级片一级片 | 国产三级精品在线 | 中文字幕一区二区三区精彩视频 | 毛片国产| 国产精品国产三级国产专播 | 国产男人的天堂 | 黑人巨大videos极度另类 | 欧美一级在线播放 | 高清在线亚洲精品国产二区 | 日韩特黄毛片 | 在线高清免费爱做网 | 国产日韩美国成人 | 日本欧美韩国一区二区三区 | 未成人做爰视频www 窝窝午夜精品一区二区 | 九九精品免费视频 | 日韩精品一区二区三区不卡 | 精品久久久久久影院免费 | 国产精品.com | 青青视频国产依人在线 | 性盈盈影院影院 | 免费看一级做a爰片久久 | 乱人伦中文视频在线观看免费 | 欧美精品亚洲精品日韩一区 | 欧美日本高清 | 亚洲bbbbbxxxxx精品三十七 | 黄a网站|