Rambus宣布松下(Panasonic)已獲授權使用Rambus的DDR3內存控制器接口解決方案,運用于其消費性電子產品系統LSI實務。此一完全整合式宏功能芯片單元架構,提供控制器邏輯與DDR3 DRAM裝置之間的實體層(PHY)接口,數據傳輸率最高可達1.6Gbps。
為創造大量生產與第一次試產即成功的可靠系統環境,Rambus DDR3內存架構整合專利的Rambus創新技術,包括以時脈精確校準芯片資料的 FlexPhase時脈調整電路、可校正的輸出驅動能力(Calibrated output drivers),以及芯片上的終端電阻(on-die termination)。
Rambus 接口解決方案提供全方位的架構與系統設計,以及設計模型與整合工具。此解決方案包括 GDSII 參考數據庫、時脈模型(timing model)、布局驗證電路表(layout verification netlist)、邏輯門層次模型(Gate Level Model)、區塊配置與繞線布局略圖(place-and-route outline),以及配置準則。其中另提供封裝設計及系統機板布局等服務。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]。