Altera公司(Nasdaq: ALTR)今年早些時候宣布了早期客戶基準測試結果獲得成功,在此基礎上,今天發布面向Stratix® 10 FPGA和SoC的早期試用設計軟件,這是業界第一款針對14-nm FPGA的設計軟件。客戶現在可以啟動自己的Stratix 10 FPGA設計,采用Stratix 10 HyperFlex體系結構和Intel 14 nm三柵極工藝,率先體驗內核性能兩倍的提高。在這一設計軟件中,Altera引入了Hyper-Aware設計流程,包括創新的快速前向編譯功能,支持客戶快速研究設計性能,實現性能突破。
隨著Stratix 10 FPGA在內核性能上的大幅度突破,用戶現在可以利用創新的HyperFlex體系結構,進一步提高設計性能,獲得前一代FPGA體系結構無法實現的性能突破。開發的快速前向編譯功能將客戶設計性能提高了兩倍,針對性能瓶頸,逐步提供詳細的改進建議,從而幫助用戶快速進行改進。用戶可以采用快速前向編譯功能所提供的建議,估算出設計的Fmax (最大工作頻率)。采用這一創新的設計流程,快速前向編譯功能更有利于客戶提高Stratix 10 FPGA設計總體性能,快速實現時序收斂。
Altera高端FPGA資深市場經理Jordon Inkeles說:“我們目前提供的Stratix 10設計工具幫助客戶采用業界性能最好的下一代FPGA和SoC以最快的速度將產品推向市場。快速前向編譯功能與Stratix 10 HyperFlex體系結構相結合,客戶將性能提高了兩倍,同時節省了幾個星期到數月的工程開發時間。”
以前,為實現性能目標,用戶通常需要多次進行耗時的設計迭代,包括嘗試各種設計優化,重新運行所有的FPGA編譯,確定設計修改是否有效。而采用快速前向編譯功能,用戶能夠獲得詳細的設計優化指南,估算出設計Fmax,以充分發揮HyperFlex體系結構的優勢。由此,客戶會更好的確定在哪方面加大投入開發才能最有效的突破性能,從而提高設計性能和吞吐量。結果,Stratix 10 FPGA客戶以更少的設計迭代次數實現了性能目標,很容易將內核性能提高兩倍。
Stratix 10 FPGA和SoC簡介
Stratix 10 FPGA和SoC設計支持最先進的高性能應用,包括,通信、軍事、廣播以及計算機和存儲市場等領域,同時降低了系統功耗。Stratix 10 FPGA和SoC采用HyperFlex體系結構和Intel 14 nm三柵極工藝,內核性能比前一代高性能可編程器件平均提高了兩倍。HyperFlex是Altera為Stratix 10器件提供的下一代內核架構——是FPGA業界過去十年中最顯著的體系結構創新,支持傳統FPGA體系結構無法實現的應用。對于功耗預算非常嚴格的高性能系統,與Stratix V FPGA相比,Stratix 10器件幫助客戶將功耗降低了70%。Stratix 10 FPGA和SoC實現了業界最高水平的集成度,包括:
- 密度最高的單片器件,有四百多萬個邏輯單元。
- 單精度、硬核浮點DSP性能優于10 TeraFLOP。
- 串行收發器帶寬比前一代FPGA高4倍,包括了28-Gbps背板收發器,以及56-Gbps收發器通路。
- 高性能、四核64位ARM Cortex-A53處理器系統。
- 多管芯解決方案,在一個封裝中集成了DRAM、SRAM、ASIC、處理器以及模擬組件。
供貨信息
客戶現在可以通過參加Altera的Stratix 10早期試用計劃,使用Stratix 10 FPGA設計軟件。已經參加了早期試用計劃的客戶可以聯系當地的Altera銷售代表,申請軟件許可。關于Stratix 10 FPGA和SoC相關的其他信息,或者希望加入早期試用計劃,請聯系您當地的Altera銷售代表。