FPGA" alt="啊三分鐘搞懂FPGA基本結構和原理.jpg"/>
補充
ICR的三種連接結構
1.通用單/雙長線連接
主要用于LAB之間的連接,任意兩點間的連接都要通過開關矩陣。它提供了相鄰LAB之間的快速互連和復雜互連的靈活性,但傳輸信號每通過一個可編程開關矩陣,就增加一次時延。因此,FPGA內部時延與器件結構和邏輯布線有關,它的信號傳輸時延不可確定。
2.長線連接
在通用單/雙長線的旁邊還有3條從陣列的一頭連到另一頭的線段,稱為水平長線和垂直長線。這些長線不經過可編程開關矩陣,信號延時時間小,長線主要用于長距離或多分支信號的傳送。
3.全局連接
8條全局線貫穿FPGA器件,可達到每個LAB。全局連接主要用于傳送一些公共信號,如全局時鐘信號、公用控制信號。
LAB、IOB和ICR都由分布在芯片中的嵌入式陣列塊EAB控制,SRAM中的數據決定FPGA的功能,這些數據可以在系統加電時自動或由命令控制從外部存儲器裝入。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]。