臺積電低功耗技術發展:
臺積電眼中“NextBigThing”物聯網(IoT)布局有重要進展,日前宣布和華為、超低功耗解決方案供應商AmbigMicro推出華為品牌的輕型健身穿戴式產品Band2Pro,是由臺積電的40納米近閾值電壓技術(Near-Vttechnology)操刀。
臺積電業務開發副總經理金平中指出,臺積電的超低功耗平臺包括55納米超低功耗技術、40納米超低功耗技術、22納米超低功耗/超低漏電技術等,都已經被各種穿戴式產品和物聯網應用采用,同時,臺積電也把超低功耗技術擴展到近閾值電壓技術,把它應用到像AmbiqMicroApollo2平臺這樣的設計時,臺積電也提供一個完整的超低功耗/NVT技術平臺及矽智財設計生態系統,實現物聯網產品解決方案。
AmbiqMicro成立于2010年,公司總部位于美國德克薩斯州奧斯汀,公司理念為“極低功耗半導體是電子產業未來關鍵”,使用開創性的超低功耗技術幫助各地的創新企業開發差異化解決方案,目的是減少或消除電池需求和降低整體系統功耗,并且把工業設計靈活性提升至最高。
AmbiqMicro所開發的技術基于其享有專利的亞閾值功率優化技術(SubthresholdPowerOpTImizedTechnology;SPOT)平臺,可顯著降低半導體器件所消耗的功率。
日前臺積電、華為宣布采用以40納米制程近閾值電壓技術生產的Apollo2平臺,來驅動輕型健身穿戴式系列產品,包括華為新推出的Band2Pro。
Apollo2平臺具備高效能傳感器和應用處理器特性,擁有每MHz低于10μA之突破性功耗,可延長穿戴式及物聯網裝置電池的壽命超過2倍,并強化產品智能與提升功能。
再者,Apollo2平臺的核心在于AmbiqMicro有專利的SPOT技術,涵蓋廣泛的矽智財。
Apollo2使用臺積電的40納米近閾值電壓技術平臺來大幅降低全時開啟裝置的功耗使用,并符合穿戴式及物聯網市場對于功耗及連結性嚴格的要求,這正是消費者要求產品更加智能化、電池壽命更長的特性。
CadenceIP組合和工具支持臺積電新的超低功耗平臺
美國加州圣何塞,2014年9月30日─全球知名的電子設計創新領導者Cadence設計系統公司(NASDAQ:CDNS)今日宣布其豐富的IP組合與數字和定制/模擬設計工具可支持臺積電全新的超低功耗(ULP)技術平臺。該ULP平臺涵蓋了提供多種省電方式的多個工藝節點,以利于最新的移動和消費電子產品的低功耗需求。
超低功耗半導體解決方案領先廠商AmbiqMicro宣布其Apollo微控制器(MCU)創造了微控制器的歷史性記錄,按照業界標準EEMBCULPBench基準測試,ApolloMCU所消耗的能量低于其它任何微控制器產品的一半。
為加速臺積電超低功耗平臺的技術發展,Cadence將包括存儲器、接口及模擬功能的設計IP遷移到此平臺。使用CadenceTensilicaò數據平面處理器,客戶可以從超低功耗平臺受益于各種低功耗DSP應用,包括影像、永遠在線的語音、面部識別和基帶處理。另外,在支持超低功耗設計方面,Cadence的工具組合囊括了數字、模擬、定制及混合信號IC設計的所有產品。
“低功耗的移動和消費產品要建立持續的領先優勢,客戶必須具備高效能處理技術就如我們的超低功耗技術平臺,”臺積電設計基礎架構市場部資深總監李碩表示:“示部設計功耗技對這一技術的支持,使我們能為雙方共同的客戶提供一個完整的設計工具和IP的生態系統,推動并加速設計創的發展。”
Cadence高級副總裁兼首席策略官徐季平指出:“臺積電的超低功耗平臺是當今消費電子產品設計應對高效能源挑戰邁出的非常重要的一步。我們在此超低功耗平臺上的早期投資和我們與臺積電的長期合作使Cadence得以迅速地提供新一代消費電子產品設計所需要的IP和工具。”
關于Cadence
Cadence公司成就全球電子設計技術創新,并在創建當今集成電路和電子產品中發揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設計服務,設計和驗證用于消費電子、網絡和通訊設備以及計算機系統中的尖端半導體器件。公司總部位于美國加州圣荷塞市,在世界各地均設有銷售辦事處、設計中心和研究機構,以服務于全球電子產業。