《電子技術應用》
您所在的位置:首頁 > 微波|射頻 > 業界動態 > 舉2個栗子教你電源時序控制的正確方法,你get了沒?

舉2個栗子教你電源時序控制的正確方法,你get了沒?

2019-10-31
來源:亞德諾半導體
關鍵詞: SOC ADI IC設計

  我們常常想當然地為印刷電路板上的電路上電,殊不知這可能造成破壞以及有損或無損閂鎖狀況。隨著片上系統(SoC) IC越來越多,對電源進行時序控制和管理的需求也越來越多……

  雖然ADI的數據手冊通常會提供足夠的信息,指導您針對各IC設計正確的上電序列。然而,某些IC明確要求定義恰當的上電序列。在使用多個電源的IC中,如轉換器(包括ADC和DAC)、DSP、音頻/視頻、射頻及許多其它混合信號IC中,這一要求相當常見。

  今天我們就通過2個栗子討論下設計工程師在新設計中必須考慮的某些更微妙的電源問題,特別是當IC需要多個不同的電源時。目前,一些較常用的電源電壓是:+1.8 V、+2.0 V、+2.5 V、 +3.3 V、+5 V、?5 V、+12 V和?12 V。

  栗子

  01

  PULSAR ADC示例——絕對最大額定值

  ADI的所有數據手冊都含有“絕對最大額定值”(AMR) 部分,它說明為避免造成破壞,對引腳或器件可以施加的最大電壓、電流或溫度。AD7654 PulSAR 16位ADC是采用三個(或更多)獨立電源的混合信號ADC的范例。這些ADC需要數字電源(DVDD)、模擬電源(AVDD)和數字輸入/輸出電源(OVDD)。它們是ADC,用于將模擬信號轉換成數字代碼,因此需要一個模擬內核來處理傳入的模擬輸入。數字內核負責處理位判斷過程和控制邏輯。I/O內核用于設置數字輸出的電平,以便與主機邏輯接口(電平轉換)。ADC的電源規格可以在相應數據手冊的“絕對最大額定值”部分找到。表1摘自AD7654數據手冊的“絕對最大額定值”部分。

640.webp (11).jpg

  表1. AD7654的絕對最大額定值

  注意,表1中所有三個電源的范圍都是?0.3 V至+7 V。相對于 DVDD和OVDD,AVDD的范圍是+7 V至?7 V,這就確認 了AVDD和DVDD無論哪一個先上電都是可行的。此外, AVDD和OVDD無論哪一個先上電也是可行的。然而,DVDD與OVDD之間存在限制。技術規格規定,OVDD最多只能比DVDD高0.3 V,因此DVDD必須在OVDD之前或與之同時上電。如果OVDD先上電(假設5 V),則DVDD在上電時比OVDD低5 V,這不符合“絕對最大額定值”要求,可能會損壞器件。

  模擬輸入INAx、INBx、REFx、INxN和REFGND的限制是:這些輸入不得超過AVDD + 0.3 V或AGND ? 0.3 V。這說明,如果模擬信號或基準電壓源先于AVDD存在,則模擬內核很可能會上電到閂鎖狀態。這通常是一種無損狀況,但流經AVDD的電流很容易逐步升至標稱電流的10 倍,導致ADC變得相當熱。這種情況下,內部靜電放電 (ESD)二極管變為正偏,進而使模擬電源上電。為解決這個問題,輸入和/或基準電壓源在ADC上電時應處于未上電或未連接狀態。

  同樣,數字輸入電壓范圍為?0.3 V至DVDD + 0.3 V。這說明,數字輸入必須小于DVDD + 0.3 V。因此,在上電時, DVDD必須先于微處理器/邏輯接口電路或與之同時上電。與上述模擬內核情況相似,這些引腳上的ESD二極管也可能變為正偏,使數字內核上電到未知狀態。

  AD7621、AD7622、AD7623、AD7641和AD7643等PulSAR ADC速度更快,是該系列的新型器件,采用更低的2.5 V電 源(AD7654則采用5 V電源)。AD7621和AD7623具有明確規定的上電序列。表2摘自AD7621數據手冊的“絕對最大額定值”部分。

640.webp (10).jpg

  表2. AD7621的絕對最大額定值

  同樣,OVDD與DVDD之間存在限制。“絕對最大額定值”規定:OVDD必須小于或等于DVDD + 0.3 V,而DVDD則必須小于2.3 V。一旦DVDD在上電期間達到2.3 V,該限制便不再適用。如果不遵守該限制,AD7621(和AD7623)可能會受損(見圖1)。

640.webp (9).jpg

  圖1. 可能的上電/關斷序列—AD7621

  因此,一般上電序列可能是這樣的:AVDD、DVDD、 OVDD、VREF。但是,每個應用都不一樣,需要具體分析。注意,器件關斷與器件上電同樣重要,切記遵守同樣的規格要求。圖1所示為AD7621的典型上電/關斷序列。

  對于這些ADC,模擬輸入和基準電壓源的情況與上文所述相同。對任何模擬輸入引腳施加電壓都可能導致ESD二極管變為正偏,從而使模擬內核上電到未知狀態。

  這些ADC的數字輸入和輸出略有不同,因為這些器件應支持5 V數字輸入。這些ADC是AD7654的速度升級版本,數字輸入和輸出均與OVDD電源相關,因為它能支持更高的3.3 V電壓。注意:數字輸入限制為5.5 V,而AD7654則為DVDD + 0.3 V。

  栗子

  02

  Σ-Δ型ADC示例

  AD7794 Σ-Δ型24位ADC是另一個很好的例子。表3摘自 AD7794數據手冊的“絕對最大額定值”部分。

640.webp (8).jpg

  表3. AD7794的絕對最大額定值

  該ADC的問題與基準電壓有關,它必須小于AVDD + 0.3 V。因此,AVDD必須先于基準電壓或與之同時上電。

  AD7794產品詳情:

  最高23位有效分辨率

  均方根(RMS)噪聲:40 nV(4.17 Hz時),85 nV(16.7 Hz時)

  功耗:400 ?A(典型值)

  省電模式:最大1 ?A

  低噪聲可編程增益儀表放大器

  帶隙基準電壓源,典型漂移值為4 ppm/°C

  更新速率:4.17 Hz~470 Hz

  6個差分模擬輸入

  內部時鐘振蕩器

  50 Hz/60 Hz同時抑制

  基準電壓檢測

  可編程電流源

  電源時序控制器

  ADI提供許多電源時序控制器件。一般而言,其工作原理是:當第一個調節器的輸出電壓達到預設閾值時,就會開始一段時間延遲,延遲結束后才會使能后續調節器上電。關斷期間的程序與此相似。時序控制器也可以用于控制電源良好信號等邏輯信號的時序,例如:對器件或微處理器施加一個復位信號,或者簡單地指示所有電源均有效。

  最后的建議

  如今大部分要求高速和低功耗的電路PCB上都需要多個電源,例如:+1.8 V、+2.0 V、+2.5 V、+3.3 V、+5 V、?5 V、 +12 V和?12 V。為PCB上的這些電源供電并不是一件輕而易舉的事情。必須仔細分析,設計一個正確可靠的上電和關斷序列。采用分立設計變得越來越困難,解決之道就是采用電源時序控制IC,只要改變一下代碼就能改變上電順序,而不用變更PCB布局布線。


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]
主站蜘蛛池模板: 精品视频一区在线观看 | 久久频这里精品99香蕉久 | 未成人做爰视频www 窝窝午夜精品一区二区 | 特级做a爰片毛片免费看 | 九草在线观看 | 国产欧美亚洲精品一区 | 亚洲一区三区 | 亚洲精品一二三四区 | 国产精品欧美日韩一区二区 | 国产精品9 | 久久久久久久久久免观看 | 99在线在线视频免费视频观看 | 深夜福利视频在线看免费 | 欧美一级专区免费大片俄罗斯 | 特级毛片a级毛免费播放 | 国产精品成人免费视频不卡 | 草草影院ccyy国产日本欧美 | 国产在线激情视频 | 中文字幕亚洲精品久久 | 三级毛片在线免费观看 | 在线观看人成午夜影片 | 国产精品99精品久久免费 | 国产成人综合网在线播放 | 欧美成人中文字幕 | 国产成人午夜福在线观看 | 成人福利网站含羞草 | 性欧美巨大的视频 | 亚洲综合色视频在线观看 | 97成人在线 | 午夜性激福利免费观看 | 综合刺激网| 久久久久久免费精品视频 | 欧美一区二区日韩一区二区 | 波多野一区二区 | 久久久精品久久久久三级 | 91精品国产91久久久久青草 | 精品日韩在线 | 美国毛片一级视频在线aa | 成人国产精品久久久免费 | 欧美精品做人一级爱免费 | 亚洲视频播放 |