《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 設(shè)計(jì)應(yīng)用 > 基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)
基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)
信息技術(shù)與網(wǎng)絡(luò)安全
丁士鵬,黃 魯
(中國(guó)科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥230026)
摘要: 提出一種基于NOR Flash的存算一體模擬乘加電路以及相應(yīng)的偏置電路,運(yùn)用NOR Flash工作于深線性區(qū)的I-V特性,實(shí)現(xiàn)模擬乘累加運(yùn)算。通過(guò)將同一位線、不同字線的兩個(gè)浮柵管上電流相減,實(shí)現(xiàn)其閾值電壓差值與漏源電壓的乘法運(yùn)算。同時(shí)將同一字線、不同位線的浮柵管電流相加,實(shí)現(xiàn)乘法結(jié)果的加法運(yùn)算。給出電路使NOR Flash位線電流相加、字線電流相減,將運(yùn)算結(jié)果以偽差分的形式輸出,仿真結(jié)果表明電路可以實(shí)現(xiàn)存算一體的模擬乘累加運(yùn)算。
中圖分類號(hào): TN432
文獻(xiàn)標(biāo)識(shí)碼: A
DOI: 10.19358/j.issn.2096-5133.2021.06.012
引用格式: 丁士鵬,黃魯. 基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)[J].信息技術(shù)與網(wǎng)絡(luò)安全,2021,40(6):69-74.
Design of an analog multiply accumulate circuit based on NOR Flash
Ding Shipeng,Huang Lu
(College of Microelectronics,University of Science and Technology of China,Hefei 230026,China)
Abstract: This article proposed a NOR Flash-based storage-calculation integrated analog multiply-accumulate circuit and the corresponding bias circuit, using the I-V characteristics of NOR Flash working in deep linear region to realize analog multiply-accumulate operations. Subtracting the current on the two floating gate tubes of the same bit line and different word line, the difference threshold voltage multiplied with the drain-source voltage. And the current on the floating gate tubes of the same word line and different bit lines were added together to realize the addition operation of the multiplication result. This article provided a circuit to add NOR Flash bit line current and subtract word line current, and output the calculation results in the form of pseudo-differential. The simulation result showed that the circuit can realize the analog multiply-accumulate operation of storing and calculating.
Key words : NOR Flash;storage and calculation;analog multiply and accumulate circuit

0 引言

隨著對(duì)人工智能研究的不斷深入,深度學(xué)習(xí)正成為訓(xùn)練機(jī)器實(shí)現(xiàn)智能的重要研究方法。在深度學(xué)習(xí)中,有著大量的輸入數(shù)據(jù)、網(wǎng)絡(luò)參數(shù)以及乘累加運(yùn)算[1]。

在以馮·諾依曼為主流的存算分離架構(gòu)中,計(jì)算單元與內(nèi)存單元數(shù)據(jù)搬運(yùn)的時(shí)延和功耗開(kāi)銷越來(lái)越成為深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)所面臨的一個(gè)嚴(yán)峻問(wèn)題[2],嚴(yán)重制約著深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)的應(yīng)用。以應(yīng)用深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)的AlphaGo為例,其在進(jìn)行每一局的圍棋活動(dòng)中,用電成本約為3 000美元[3],對(duì)于大多數(shù)智能設(shè)備而言,是無(wú)法接受的。面對(duì)傳統(tǒng)存算架構(gòu)在深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)運(yùn)算中的功耗與速度瓶頸,采用存算一體的架構(gòu)成為現(xiàn)階段解決帶寬與功耗問(wèn)題的一條有效途徑。





本文詳細(xì)內(nèi)容請(qǐng)下載:http://www.rjjo.cn/resource/share/2000003603




作者信息:

丁士鵬,黃  魯

(中國(guó)科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥230026)


此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 狼伊千合综网中文 | 美女视频很黄很a免费国产 美女视频黄.免费网址 | 日本女人www | 国产亚洲精品久久久久久久网站 | 92精品国产成人观看免费 | 精品国产一区二区三区四区vr | 国产亚洲精品久久精品6 | 欧美日韩高清不卡免费观看 | 亚洲男人的天堂网 | 久久三级毛片 | 亚欧在线 | 久久最新视频 | xxxwww欧美 | 国产精选经典三级小泽玛利亚 | 国产伦久视频免费观看 视频 | 亚洲伊人色综合网站亚洲伊人 | 国产精品三级a三级三级午夜 | 午夜精品尤物福利视频在线 | 国产欧美在线播放 | 国产精品久草 | 亚洲欧美综合国产不卡 | 一级做人爱a视频正版免费 一级做性色a爱片久久片 | 亚洲精品www | 欧美中文一区 | 99久久精品国产一区二区小说 | 国产成人精品一区二区不卡 | 久久久久88色偷偷免费 | 国产成人香蕉在线视频网站 | 精品国产精品国产 | 午夜丝袜美腿福利视频在线看 | 午夜在线影院 | 美女在线网站免费的 | 国产精品7m凸凹视频分类大全 | 在线日韩视频 | 三级久久 | 九九99靖品| 在线观看偷拍视频一区 | 国产女厕偷窥系列在线视频 | 国产午夜不卡在线观看视频666 | 亚洲在线视频观看 | 亚洲天堂网在线视频 |