一種低雜散低相噪頻率源的設計與實現
2022年電子技術應用第7期
程建斌1,鐘耀霞2
1.中科芯集成電路有限公司,江蘇 無錫214072;2.電子科技大學成都學院,四川 成都611731
摘要: 為了降低頻率綜合器的相噪和復雜度,提出了一種新的低相噪頻率綜合器的設計方法。它利用諧波發生器產生低相噪的高頻信號,同時采用集成壓控振蕩器的頻率合成器芯片LMX2820來直接產生輸出信號和反饋信號,反饋信號和低相噪高頻混頻后產生低頻的反饋信號,通過這種內置混頻來降低分頻值的方式來實現低相噪。采用該方法實現的13.75 GHz~16.25 GHz(不包含15 GHz)頻率合成器,其相噪指標優于-102 dBc/Hz@1kHz。
中圖分類號: TN721
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212327
中文引用格式: 程建斌,鐘耀霞. 一種低雜散低相噪頻率源的設計與實現[J].電子技術應用,2022,48(7):114-117,139.
英文引用格式: Cheng Jianbin,Zhong Yaoxia. Design and implementation of a low phase noise frequency synthesizer[J]. Application of Electronic Technique,2022,48(7):114-117,139.
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.212327
中文引用格式: 程建斌,鐘耀霞. 一種低雜散低相噪頻率源的設計與實現[J].電子技術應用,2022,48(7):114-117,139.
英文引用格式: Cheng Jianbin,Zhong Yaoxia. Design and implementation of a low phase noise frequency synthesizer[J]. Application of Electronic Technique,2022,48(7):114-117,139.
Design and implementation of a low phase noise frequency synthesizer
Cheng Jianbin1,Zhong Yaoxia2
1.China Key System & Integrated Circuit Co.,Ltd.,Wuxi 214072,China; 2.Chengdu College of University of Electronic Science and Techhology of China,Chengdu 611731,China
Abstract: In order to reduce the phase noise and complexity of the frequency synthesizer, a new design method of low phase noise frequency synthesizer is proposed in this paper. It uses the harmonic generator to generate the high-frequency signal with low phase noise. At the same time, the frequency synthesizer chip LMX2820 integrating the voltage controlled oscillator is used to directly generate the output signal and feedback signal. The feedback signal and low-phase noise high-frequency mixing generate the low-frequency feedback signal, Low phase noise is achieved by reducing the frequency division value through this built-in mixer. The phase noise index of the frequency source of 13.75 GHz~16.25 GHz(excluding 15 GHz) is better than -102 dBc/Hz@1kHz.
Key words : frequency synthesizer;low phase noise;harmonic generator;built-in mixer
0 引言
隨著微波通信技術的快速發展,對接收機的靈敏度要求越來越高,作為各類接收機的心臟,頻率源需要為其提供高性能的本振信號,它的相位噪聲指標成為制約接收機性能的關鍵因素之一。為了改善頻率源的相噪,國內外很多公司和科研機構開展了很多這方面的研究,也提出了各種有效的方法。這些方法有的從構成鎖相環的相位噪聲來源直接分析[1-2],更多的從實現方式來分析,包括新型直接合成[3]、DDS和鎖相環芯片混合技術[4]、自偏置[5]、諧波混頻[6]、新型多級自諧波混頻[7]和級聯式偏置[8]、混頻環[9]等。這些方法要么采用直接合成,方案復雜且體積大;要么是針對寬帶低相噪系統的,方案實現起來比較復雜,而且價格高,面對一些特殊的應用會造成系統的復雜度提高。基于某些特定應用環境,本文設計了一種可用于頻率間隔固定的低相噪頻率源,利用最新的低相噪合成器芯片,同時采用諧波發生器產生低相噪的固定射頻信號來參與混頻,最終降低頻率源的反饋分頻比的方法來改善相噪。對采用該方法設計的頻率源的相噪指標進行了測試,經過對比測試指標和理論指標,證明該設計方法符合要求,可以在滿足特定要求的場合使用。
本文詳細內容請下載:http://www.rjjo.cn/resource/share/2000004599。
作者信息:
程建斌1,鐘耀霞2
(1.中科芯集成電路有限公司,江蘇 無錫214072;2.電子科技大學成都學院,四川 成都611731)
此內容為AET網站原創,未經授權禁止轉載。