《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 業界動態 > FPGA學習-FIFO使用小結

FPGA學習-FIFO使用小結

2022-08-13
來源:FPGA設計論壇
關鍵詞: FPGA FIFO SoC芯片

  FIFO的使用非常廣泛,一般用于不同時鐘域之間的數據傳輸,或者用于不同數據寬度之間的數據匹配。在實際的工程應用,可以根據需要自己寫FIFO。不考慮資源的情況下,也可以使用Xilinx提供的IP核來完成。

  接口類型選擇Native,SOC芯片上也可以根據需要選擇AXI接口。

1.png

  選擇存儲器類型:可以用塊RAM、分布式RAM,移位寄存器和內嵌FIFO來實現FIFO。這里主要是block RAM和distribute RAM之間的區別。簡而言之,block RAM是FPGA中定制的ram資源,而distribute RAM則是由LUT構成的RAM資源。由此區別表明,當FIFO較大時應選擇block RAM,當FIFO較小時,選擇distribute RAM.另外一個很重要的就是block RAM支持讀寫不同寬度,而distribute不支持。在這里為了更全面的了解FIFO,選擇block RAM以擁有非對稱方向速率的特性,內嵌FIFO(Builtin FIFO)在5以上的FPGA芯片中才存在。

  時鐘:讀寫操作是否在相同的時鐘域中完成。如果是,可以選擇Common clock,否則,選擇Independent clcoks。

  讀模式有兩種選擇,一般選擇標準模式,First-Word Fall-Fhrough模式為首字預現,FWFT是指在不影響FIFO讀操作的情況下,提前查看下一個數據的能力。即FIFO中不為空,有可用的數據時,FIFO中的第一個數據自動出現在輸出總線DOUT上。

  Synchronization Stage:穿過交叉時鐘域的同步狀態(寄存器)數量,默認即可。

 

2.png

  data port parameters處,有actual write depth和actual read depth,他們都比我們設置的要小,在實際的工程應用中,FIFO深度確實要比預設的小1,即當寫入了Write Width-1個數據之后,FIFO的滿信號full會拉高,這個時候如果還要寫入數據,則寫入的數據丟失。同理,讀出Read Width-1個數據后,FIFO的空信號empty會拉高,此時讀出信號無效。如下:

 

3.png

  該FIFO數據深度為16,從aabb0002到aabb0011共寫入16個數據,當寫入到第15個時,FULL信號拉高,數據不能被有效的寫入,從讀狀態可以看出。當讀寫數據位寬不匹配時,寫入的位寬大于讀出的數據位寬,則先從高位開始讀;當寫入的數據位寬小于讀出時,先寫入的數據在讀數據的高位,如下:

4.png

  關于FIFO復位,Xilinx FIFO默認為高電平復位,在Initialization 中可以設置復位信號到來之后,full、almost full、prog full等信號的復位值為0,或者為1。可以設置讀寫同步復位,或者異步復位。fifo的復位需要一段時間,期間wr_rst_busy和rd_rst_busy信號為高電平,此時應禁止讀寫FIFO,否則會造成數據丟失。

  關于讀寫計數,讀計數是和讀時鐘同步的,寫計數是和寫時鐘同步的。讀計數是以讀數據寬度為單位,fifo中存在的數據個數;寫計數是以寫數據寬度為單位,fifo中存在的數據個數,這兩個值的結果,簡單理解就是fifo內部控制器讀寫地址的差,由于fifo讀寫時鐘可能異步,讀寫時鐘頻率不同,導致計算讀寫計數值時存在延遲,并不完全和讀寫操作同步。

5.png

  讀寫計數仿真結果如下:

  

6.png

  關于讀寫使能,寫使能wr_en為高時,數據立即被寫入到fifo中,讀使能為高時,下一個時鐘周期,有效數據才會出現在數據總線dout上。

  一段簡單的仿真如下:

  `timescale 1ns / 1ps

  module tb_fifo_16x256(

  );

  reg                rst;

  reg                wr_clk;

  reg                rd_clk;

  reg   [31:0]       din;

  reg                wr_en;

  reg                rd_en;

  wire  [15:0]       dout;

  wire               full;

  wire               empty;

  wire               valid;

  wire               almost_full;

  wire               almost_empty;

  wire  [4:0]        rd_data_count;

  wire  [3:0]        wr_data_count;

  wire               wr_rst_busy;

  wire               rd_rst_busy;

  always #10  wr_clk <= ~wr_clk;

  always #5   rd_clk <= ~rd_clk;

  initial begin

  rst <= 1;

  wr_clk <= 0;

  rd_clk <= 1;

  din <= 32'haabb0001 ;

  wr_en <= 0;

  rd_en  <= 0;

  #20;

  rst <= 0;

  #300;

  //======================================================empty

  repeat(16) @(posedge wr_clk)

  begin

  din <= din + 1;

  wr_en <= 1;

  end

  repeat(1) @(posedge wr_clk) wr_en <= 0;

  repeat(32) @(posedge rd_clk)

  begin

  rd_en <= 1;

  end

  repeat(1) @(posedge rd_clk) rd_en <= 0;

  //=======================================================full

  repeat(16) @(posedge wr_clk)

  begin

  din  <= din + 1;

  wr_en <= 1;

  end

  repeat(1) @(posedge wr_clk) wr_en <= 0;

  end

  initial begin

  #900;

  repeat(32) @(posedge rd_clk)

  begin

  rd_en <= 1;

  end

  repeat(1) @(posedge rd_clk) rd_en <= 0;

  end

  fifo_16x256 fifo_16x256_inst (

  .rst(rst),                      // input wire rst

  .wr_clk(wr_clk),                // input wire wr_clk

  .rd_clk(rd_clk),                // input wire rd_clk

  .din(din),                      // input wire [31 : 0] din

  .wr_en(wr_en),                  // input wire wr_en

  .rd_en(rd_en),                  // input wire rd_en

  .dout(dout),                    // output wire [15 : 0] dout

  .full(full),                    // output wire full

  .almost_full(almost_full),      // output wire almost_full

  .empty(empty),                  // output wire empty

  .almost_empty(almost_empty),    // output wire almost_empty

  .valid(valid),                  // output wire valid

  .rd_data_count(rd_data_count),  // output wire [8 : 0] rd_data_count

  .wr_data_count(wr_data_count),  // output wire [7 : 0] wr_data_count

  .wr_rst_busy(wr_rst_busy),      // output wire wr_rst_busy

  .rd_rst_busy(rd_rst_busy)      // output wire rd_rst_busy

  );

  endmodule


更多信息可以來這里獲取==>>電子技術應用-AET<<

 

圖片.jpg


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]
主站蜘蛛池模板: 精品一区二区三区视频在线观看 | 草视频在线观看 | 狠狠色狠狠色综合 | 成人观看免费大片在线观看 | 亚洲欧美视频一区二区三区 | 国产精品黄网站 | 手机看片欧美 | 国产21区| 成人亚洲综合 | 亚洲视频观看 | 亚洲免费成人在线 | 成人免费观看一区二区 | 男人女人真曰批视频播放 | 精品久久久中文字幕一区 | 亚洲天堂黄 | 久久只有精品视频 | 亚洲一区二区三区成人 | 日本天堂网| 欧美一级毛片免费播放aa | 国产成人精品久久一区二区小说 | 久久超级碰 | 一级欧美在线的视频 | 日本亚洲综合 | 国产美女作爱全过程免费视频 | 亚洲 自拍 欧美 综合 | 99久久国产综合精品1尤物 | 99热久久精品国产 | 手机在线国产精品 | 三级黄色在线观看 | 欧美a级在线观看 | 国产精品亚洲成在人线 | 国产精品深爱在线 | 欧美自拍在线 | 欧日韩美香蕉在线观看 | 久久精品国产国产 | 亚洲精品国产综合99久久一区 | 美女扒开腿让男人桶爽免费动态图 | 亚洲成人在线视频网站 | 网站免费满18成年在线观看 | 亚洲成人性视频 | 黄色在线视屏 |