《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業界動態 > 后摩爾時代,十大EDA驗證技術趨勢展望

后摩爾時代,十大EDA驗證技術趨勢展望

2023-01-17
來源:電子產品世界

過去的40 年里,不斷發展的工藝和架構設計共同推動著摩爾定律持續前進,即使是今天也還有3 nm、2 nm、1 nm 先進工藝在地平線上遙遙可及。但是現實趨勢來看,更高工藝、更多核、更大的芯片面積已經不能帶來過去那種成本、性能、功耗的全面優勢,摩爾定律確實是在進入一個發展平臺期,也意味著我們進入了“后摩爾時代”。

本文引用地址:http://www.eepw.com.cn/article/202301/442657.htm

半導體設計產業開始不僅是通過工藝的提升,而是更多考慮系統、架構、軟硬件協同等,從系統應用來導向、從應用來導向去驅動芯片設計,讓用戶得到更好的體驗。而這些也是EDA 行業需要給半導體賦能的關鍵方向。

芯片正變得越來越大、越來越復雜,我們需要更多的測試。而且芯片開發這種超級復雜的系統工程,正在逐漸向“系統級驗證測試驅動開發”方向發展,因為系統級驗證測試才能暴露發現系統級工程每個環節引入中的潛在問題,并證明整體設計的正確。同時,正在迅速發展的新型敏捷設計語言,大多數也更偏向系統和架構層面的設計定義,但這就引入了“如何快速驗證高層次設計定義”這個需求。這幾方面的需求,都要求更快、更好、更完整、更智能的測試驗證工具和方法學,即敏捷驗證。目前很多EDA 驗證工具都在向敏捷的方向過渡,但需要的不是“散兵游勇”,因此工具之間的整體協同也是敏捷驗證必不可少的特性。

●   基于多核的高性能、分布式系統成為軟件仿真驗證的新發展方向

軟件邏輯仿真以其高可調試性,在電路調試中始終占有重要地位。但IP 和SoC 電路設計變得越來越復雜、與片上軟件的結合越來越緊密,傳統只使用單核或少數CPU核的單進程仿真,性能越來越無法滿足開發調試要求,對復雜IP經常只能運行到幾赫茲或幾十赫茲的超低速度。因此,使用更多的處理器核、更多的進程進行大規模電路的軟件仿真,是一個重要的發展方向。

●   硬件驗證系統向統一系統、雙模模式發展基于FPGA 或專用硬件的硬件驗證系統,可以大大提高仿真性能,是仿真驗證的重要手段。但是,由于數字邏輯調試、軟件開發、系統軟硬件集成、硬件接口驗證等多種驗證目標的沖突,硬件驗證系統在過去由不同的團隊和公司,設計成了原型驗證和硬件仿真這兩種獨立的EDA 硬件仿真系統。但它們的本質并無區別,都是由一種可配置的硬件系統去仿真多樣化的目標設計。因此,在一種統一的硬件系統下,根據不同的驗證場景需求進行不同的配置,分別實現原型驗證模式和硬件仿真模式,用雙模系統替換原來的雙系統,從而實現節約硬件、編譯、部署成本的目標,已經是一種從金錢、時間、人力投入多個方面提高EDA 效率的發展方向。

●   基于全新架構的EDA 2.0 工具與云計算深度結合互聯網云平臺提供了近乎無限的計算彈性、存儲彈性和訪問便捷性,因此EDA 2.0 應該與云平臺和云上多樣化的硬件結合,充分利用成熟的云端軟硬件生態。云平臺帶來的彈性資源可以支持EDA 2.0 的智能計算和自動化,用無限制的算力去優化EDA 計算瓶頸,使芯片設計流程更加智能,并加速芯片設計流程。同時彈性的云端算力也能優化用戶的設計成本。基于云平臺的EDA 2.0,其付費模式、使用模式、使用地點、使用設備都會更加靈活,讓EDA 廠商和芯片設計團隊都不再把精力放在“用哪些軟硬件資源來設計芯片”上,而更加關注“如何快速高質量地設計芯片”。

基于今天的技術起點,我們可以對EDA 軟硬件框架和算法做創新、融合和重構,拋棄過去的一些包袱,采用更新的技術架構。過去的單機或本地多機同步的軟件結構要逐漸被改造為面向云平臺結構的云原生軟件架構,深度利用云端彈性性能,并且給用戶提供更優化的使用模式。

●   多樣化的異構EDA 計算加速芯片開發

EDA 的本質是計算,包括各種流程驅動的圖結構計算、基于布爾計算的求解計算、數據庫驅動的設計數據調試、大數據驅動的NP 問題求解空間折疊等等。近年來由機器學習和大數據處理驅動的新型異構計算平臺層出不窮,包括各種GPU、NPU、基于新型處理器架構的多核、眾核CPU、DPU 等等,甚至是基于模擬量的存儲計算、光計算,這些都有可能在1 個或多個方面輔助EDA 計算的加速,這也是眾多DSA 架構團隊非常有興趣的應用領域。

● 形式化驗證更廣泛應用,逐漸成為驗證核簽(Sign-off)的必備工具

仿真方法學的應用雖然普遍,但也有其驗證不完整、耗費大量時間的固有缺陷。而形式化驗證經過過去幾十年的發展,已經越來越成熟,同時進一步使用高效的算法求解器,透過智能調度引擎縮小求解空間,并配合新型分布式云計算進行快速的迭代。形式化驗證不僅提供了一個比較完備的功能驗證手段,也為開發流程中各個環節之間,例如HLS 往下到RTL、RTL 到Gate,提供了一個非常有力的快速的等效性驗證方法。

●   智能化系統級調試方案進一步實現驗證調試自動化

除了更多更好的仿真和形式化技術作為驗證手段,不能忘記調試才是驗證的核心目的之一。多種EDA 驗證工具的功耗、功能、日志、覆蓋率等輸出,最終都要匯總到調試工具中,從整體到細節層層深入地分析。這個分析的流程,除了需要優秀的工程師,還需要調試工具能更智能、更系統的自動從數據中提煉分析數據,幫助工程師定位和解決問題。新一代EDA 2.0 的自動和智能,必然需要智能的系統級調試方案的配合。

●   從系統級驗證場景定義到自動驗證系統的智能工具和方法學

IP 復用在現代SoC 和Chiplet system 中已經是普遍現象,因此對IP 的驗證需求實際上逐漸下降。而隨之上升的是要驗證由眾多IP 或Chiplet 構成的系統,在目標驗證場景中的功能、功耗、性能是否能達到要求。因此我們需要的是從系統場景需求定義到芯片設計至系統集成之后整個流程中,端到端的系統級場景驗證方法。目前基于Accellera Systems Initiative 標準化組織定義的PSS可移植激勵標準,已經初步推動EDA 向這個領域發展。國內和國外EDA 公司,也推出了基于PSS 標準的場景級驗證工具,但其進一步形成產業生態,必然需要未來幾年的努力。

● 系統級驗證得到更多廠商和工具的支持

過去20 年,EDA 行業一直在談論系統級設計,但是真正面向系統級設計的EDA 工具卻并不多。這本質是因為通用芯片為主流的時代,芯片設計者的核心目標是PPA:即功耗、性能和面積這些圍繞著“芯片設計”而展開的目標。在這些核心目標的驅動下,系統級設計很難展開。但是,隨著全球高端制造工藝逐漸進入瓶頸、中端制造工藝產能迅速發展、系統級電子產品越來越集成化、3D 制造和封裝逐漸普及這幾個趨勢,很多芯片可以接受犧牲一部分PPA 目標,以達到更低設計成本和更快系統創新周期。因此,“系統級EDA”會越來越多地得到更多廠商和工具的支持,圍繞系統級EDA的創新也會越來越多。

●   芯片和系統產業鏈歡迎新生代EDA 公司和創新工具的出現

EDA 產業從20 世紀70 年代初誕生至今40 多年,已經形成了幾巨頭壟斷體系,由EDA 巨頭和芯片公司聯合定義的芯片設計驗證方法學、工具鏈也基本固定。但近年來,隨著芯片成為系統產業的核心關鍵,越來越多的目光投向了EDA。我們可以看到谷歌致力于AI 打造的后端布局工具并倡導開源芯片項目;各種開源IP、開源芯片、圍繞Chisel、SpinalHDL 等多種EDA 語言的創新工具層出不窮;中國國產EDA 公司紛紛嶄露頭角…。我們可以預計,在系統產業的強大需求推動下,新生代EDA 公司和創新工具必將越來越多,將EDA 打造為更智能更高效率的產業鏈平臺。




更多信息可以來這里獲取==>>電子技術應用-AET<<

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]
主站蜘蛛池模板: 中国国产一级毛片视频 | 又黄又免费 | 一个人免费看的www 一及 片日本 | 欧美国产日韩在线观看 | 爽死你个放荡粗暴小淫货双女视频 | 精品久久久久久久久久中文字幕 | 美日韩一区二区 | 免费一级毛片私人影院a行 免费一级毛片无毒不卡 | 亚洲欧美精品一中文字幕 | 国产一区亚洲二区三区毛片 | 亚洲精品久久久中文字 | 亚洲在线日韩 | 精品欧美日韩一区二区三区 | 午夜精品视频在线观看美女 | 日本免费观看的视频在线 | 91精品久久久 | 国产成人精品一区二区三在线观看 | 激情五月色播五月 | 久久精品国产国产精品四凭 | 亚洲视频偷拍自拍 | 亚洲日韩aⅴ在线视频 | 国产激情一区二区三区 | 免费一级特黄特色黄大任片 | 欧美成人aa | 欧美一级毛片一 | 欧美成人手机视频 | 91香蕉网| 一级做a爰片毛片 | 日韩欧美一区二区中文字幕 | 中文无码日韩欧免费视频 | 欧美亚洲影院 | 久久精品国产99久久香蕉 | 九九热久久免费视频 | 日韩在线不卡一区在线观看 | 萌白酱在线喷水福利视频 | 男女免费爽爽爽在线视频 | 欧美一区二区三区久久综合 | 国内自拍亚洲 | 国产精品久久久久精 | 色久网站 | 免费人成黄页网站在线观看 |