3 月 21 日消息,據三星半導體微信公眾號發布的中國閃存市場峰會 2024 簡報,其正研發 CMM-H 混合存儲 CXL 模組。該模組同時包含 DRAM 內存和 NAND 閃存。
注:作為一種新型高速互聯技術,CXL 可提供更高的數據吞吐量和更低的傳輸延遲,可在 CPU 和外部設備間建立高效連接。
根據三星給出的圖示,這一模組可經由 CXL 界面直接在閃存部分和 CPU 之間傳輸塊 I / O,也可經由 DRAM 緩存和 CXL 界面實現 64 字節的內存 I / O 傳輸。
CMM-H 模組可實現細粒度訪問,降低 TCO,同時也是可能的持久內存選項。
根據三星展示的路線圖,其計劃在今年上半年制作一款原型 CMM-H 產品。該原型將配備基于 FPGA 的 CXL 1.1 控制器,采用 E3.L 2T 規格,最大容量 4TB,最大帶寬 8GB/s。
展望未來商用量產 CMM-H 模組,其基于 ASIC 的成熟控制器將支持 CXL 3.0 規范,容量最大可選 16TB,最大帶寬提升至 64GB/s,將于 2026 年準備就緒。
此外,在更傳統的 CXL-D 純內存 CXL 存儲模組方面,三星計劃明年一季度出樣 128GB 容量的第二代產品,其采用 1b nm 制程 DRAM 顆粒,速度達 6400MT/s。
明年三星還將豐富第二代 CXL-D 模組產品線,512GB 和 256GB 容量產品隨后跟上。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]。