《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計(jì)應(yīng)用 > 基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
摘要: 同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質(zhì)量,甚至通信的成敗。相關(guān)器是同步系統(tǒng)的關(guān)鍵部件之一,因此,要求相關(guān)器須有比其它部件更高的可靠性。實(shí)際應(yīng)用中,相關(guān)器可用軟件實(shí)現(xiàn)也可用硬件電路實(shí)現(xiàn),后者更適合于高速數(shù)據(jù)通信中的相關(guān)檢測。本文在總結(jié)一般數(shù)字相關(guān)器設(shè)計(jì)的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一種高性能的數(shù)字相關(guān)器。
關(guān)鍵詞: FPGA 相關(guān)器
Abstract:
Key words :

       1 引 言  

       同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質(zhì)量,甚至通信的成敗。相關(guān)器是同步系統(tǒng)的關(guān)鍵部件之一,因此,要求相關(guān)器須有比其它部件更高的可靠性。實(shí)際應(yīng)用中,相關(guān)器可用軟件實(shí)現(xiàn)也可用硬件電路實(shí)現(xiàn),后者更適合于高速數(shù)據(jù)通信中的相關(guān)檢測。本文在總結(jié)一般數(shù)字相關(guān)器設(shè)計(jì)的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一種高性能的數(shù)字相關(guān)器。   

       數(shù)字相關(guān)器的一般原理如圖1所示。

 

 數(shù)字相關(guān)器的一般原理

圖1  數(shù)字相關(guān)器的一般原理

 

  相關(guān)器以數(shù)倍接收數(shù)據(jù)bit速率對所輸入的接收數(shù)據(jù)取樣,每個(gè)取樣bit移入數(shù)據(jù)輸入寄存器,然后逐bit地與存貯在基準(zhǔn)寄存器中的基準(zhǔn)字進(jìn)行比較,若兩者一致,輸出正相關(guān)脈沖,若輸入數(shù)據(jù)bit與基準(zhǔn)字補(bǔ)碼相一致,則輸出負(fù)相關(guān)脈沖。正相關(guān)和負(fù)相關(guān)所允許的最大不一致bit數(shù)分別

 

存貯在相關(guān)器的上限寄存器和下限寄存器里??鞎r(shí)鐘頻率一般是慢時(shí)鐘的數(shù)十倍,相關(guān)計(jì)數(shù)判決在快時(shí)鐘的后半周之內(nèi)必須完成。因此,時(shí)序控制比較復(fù)雜,而且輸出相關(guān)峰的寬度很窄(半個(gè)快時(shí)鐘周期),系統(tǒng)工作時(shí)容易造成丟峰、漏峰等不良后果,給系統(tǒng)帶來了潛在的不穩(wěn)定因素,且增加了系統(tǒng)內(nèi)在功耗。為此,本文提出一種用VHDL設(shè)計(jì)的在FPGA器件中實(shí)現(xiàn)的高速硬件相關(guān)器(無快時(shí)鐘,適時(shí)運(yùn)算處理)的設(shè)計(jì)方法。

  3 用VHDL設(shè)計(jì)數(shù)字相關(guān)器   

  用VHDL設(shè)計(jì)數(shù)字相關(guān)器的邏輯框圖如圖2所示。

數(shù)字相關(guān)器的邏輯框圖

圖2  字相關(guān)器的邏輯框圖

 

  本文用VHDL設(shè)計(jì)的數(shù)字相關(guān)器,僅需一個(gè)數(shù)據(jù)時(shí)鐘,避免了復(fù)雜的時(shí)序控制,它采用適時(shí)運(yùn)算處理,所得相關(guān)峰的寬度是一個(gè)數(shù)據(jù)比特,比較容易捕獲,不會產(chǎn)生丟峰漏峰等不良現(xiàn)象,提高了相關(guān)器的可靠性。  

       下面給出32-bit數(shù)字相關(guān)器的部分VHDL源程序。

32

 

       4 FPGA實(shí)現(xiàn)32-bit數(shù)字相關(guān)器  

       本設(shè)計(jì)選用XC4044XLA FPGA芯片實(shí)現(xiàn),開發(fā)工具是XILINX公司的FoundationSeries3.1i。相關(guān)器僅占該芯片部分資源,該芯片其余資源為同步系統(tǒng)中其它部件所用?! ∠旅娼o出該相關(guān)器測試結(jié)果。給相關(guān)器設(shè)置32位相關(guān)碼:將0F7ADH、96E8H依次由低到高置入相關(guān)碼寄存器中,其接收數(shù)據(jù)中的獨(dú)特碼與相關(guān)碼相同,測試結(jié)果如圖3所示。

測試結(jié)果

圖3測試結(jié)果

 

 

 

       5 結(jié)束語  

       用VHDL設(shè)計(jì)在FPGA芯片中實(shí)現(xiàn)數(shù)字相關(guān)器,簡化了相關(guān)器復(fù)雜的邏輯電路設(shè)計(jì),降低了相關(guān)器的功耗,提高了相關(guān)器的可靠性。該相關(guān)器已成功地應(yīng)用于某無線通信系統(tǒng)中,性能穩(wěn)定可靠。

       參考文獻(xiàn)

       1 侯伯亨,顧新.VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì).西安:西安電子科技大學(xué)出版社

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 亚洲热视频 | 日韩久久免费视频 | 亚洲精品成人在线 | 精品三级国产一区二区三区四区 | 成人做爰在线视频 | 免费国产高清精品一区在线 | 久草在线新免费 | 日韩精品亚洲人成在线观看 | 国产伦精品一区二区三区精品 | 亚洲欧美在线视频免费 | 国产精品青草久久 | 在线免费观看亚洲 | 久在线视频 | 萌白酱福利视频 | 国产精品短视频免费观看 | 中文字幕一区二区三区久久网站 | 综合成人在线 | 欧美视频一区二区专区 | 亚洲一区二区三区中文字幕 | 91av福利| 午夜欧美精品久久久久久久久 | 亚洲精品中文字幕在线 | 欧美孕交视频 | 亚洲国产精品一区二区久久 | 日韩二区三区 | 91啦国产 | 永久免费毛片手机版在线看 | 亚洲国产韩国一区二区 | 91久久青青草原线免费 | 最新69成人精品毛片 | 亚洲欧美成人综合久久久 | 三级黄色毛片视频 | 国产主播精品福利19禁vip | 亚洲黄色成人 | 国产精品成人aaaaa网站 | 欧美成人自拍视频 | 一区二区三区影视 | 免费国产成人高清在线观看不卡 | 一级毛片视频免费观看 | 99热久久国产精品这 | 美女毛片大全 |