《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > LTE標準下Turbo碼編譯碼器的集成設計
LTE標準下Turbo碼編譯碼器的集成設計
來源:電子技術應用2010年第7期
朱鐵林1,趙仲元2
1.哈爾濱工程大學 信息與通信工程學院,黑龍江 哈爾濱150001;2.哈爾濱工業大學 電子與信息工程學院,黑龍江 哈爾濱150001
摘要: 針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對Turbo編譯碼系統模塊化設計后優化統一,經時序仿真驗證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結果表明,系統運行穩健可靠,并具有良好的移植性;集成化一體設計,為LTE標準下Turbo碼ASIC的開發提供了參考。
關鍵詞: SoPC Turbo碼 FPGA LTE
中圖分類號: TN764
文獻標識碼: A
文章編號: 0258-7998(2010)07-0031-04
The integrated design of Turbo encoder and decoder in LTE
ZHU Tie Lin1,ZHAO Zhong Yuan2
1.College of Information and Communications Engineering, Harbin Engineering University, Harbin 150001,China;2.School of Electronics information Engineering, Harbin Institute of Technology, Harbin 150001,China
Abstract: For the poor adaptability of fixed frame length Turbo codes, an FPGA implementation of Turbo encoder and decoder whose frame length can be configured is proposed in LTE. The design is able to adjust its interleaving depth according to the channel environment and the request of data rate, so that the decoding performance and system delay achieve the best balance. The "top-down" design thinking and the "bottom-up" implementation method is adopted. The Turbo encoder and decoder are optimal unified after modular design. By means of timing simulation, the design is configured to EP3SL150F1152C2N of Altera’s Stratix III family. Test results show that the system is running stable and reliable, and has good portability. The integrated design provides a reference for developing ASIC of Turbo codes in LTE.
Key words : Turbo codes;FPGA;LTE

    LTE[1](Long Term Evolution)是3GPP展開的對UMTS技術的長期演進計劃。LTE具有高數據速率、低延遲、分組傳送、廣域覆蓋和向下兼容等顯著優勢[2],在各種“準4G”標準中脫穎而出,最具競爭力和運營潛力。運營商普遍選擇LTE,為全球移動通信產業指明了技術發展的方向。設備制造商亦紛紛加大在LTE領域的投入,其中包括華為、北電、NEC和大唐等一流設備制造商,從而有力地推動LTE不斷前進,使LTE的商用相比其他競爭技術更加令人期待。
    Turbo碼[3]以其接近香農極限的優異糾錯性能被選為LTE標準的信道編碼方案之一[4]。對Turbo編譯碼器進行FPGA集成設計,能夠加速LTE的商用步伐,具有廣闊的應用前景。在不同的信道環境中,通信系統對信息可靠性和數據實時性具有不同的指標要求,實際應用中必須對二者進行適當折中。因此,硬件設計一種糾錯性能與譯碼時延可靈活配置的Turbo碼編譯碼器更具商業價值。
    Altera公司推出的功率優化、性能增強的Stratix III系列產品采用了與業界領先的Stratix II系列相同的FPGA體系結構,含有高性能自適應邏輯模塊(ALM),支持40多個I/O接口標準,具有業界一流的靈活性和信號完整性。Stratix III FPGA和Quartus II軟件相結合后,為工程師提供了極具創新的設計方法,進一步提高了性能和效能[5]。Stratix III L器件邏輯單元較多,為幀長可配置Turbo碼編譯碼器的FPGA設計提供了便利條件。
    Turbo碼的誤碼性能在很大程度上取決于信息幀長,信息幀越長,譯碼性能越好,代價是譯碼延時的增大。基于這一點,本設計提出一種幀長可配置的Turbo碼編譯碼器的FPGA實現方案,詳細介紹了該系統中交織器的工作原理,并對時序仿真結果和功能實現情況進行了分析,為LTE標準下Turbo編譯碼專用集成芯片的開發提供了參考。
1 幀長可配置的Turbo編譯碼器的系統結構
    LTE標準中,信道編碼主要采用Tail Biting(咬尾)卷積碼和Turbo編碼[4]兩種方案。其中Turbo碼碼率為1/3,由兩個生成多項式系數為(13,15)的遞歸系統卷積碼(RSC)和一個QPP(二次置換多項式)隨機交織器組成,采用典型的PCCC編碼結構。
    根據Turbo碼編譯碼結構原理可知,信息幀長關鍵取決于交織深度的大小,如果交織器能夠根據不同幀長參數自動植入不同的交織圖樣,并對其他模塊進行相應參數控制,即可實現設計功能。由此得到可配置Turbo編譯碼器的設計思想:在編譯碼之前,由鍵盤電路輸入信息幀長,系統據此對編譯碼器進行初始化,主要包括設置電路中存儲器的深度,計算、存儲交織圖樣,并通過LCD同步顯示幀長信息;初始化過程結束時輸出狀態標志位,編譯碼器進入準備狀態,一旦有數據輸入,即啟動編譯碼流程。由此得到Turbo編譯碼器系統結構圖如圖1所示。

    圖1的Turbo碼編譯碼器中,所有有關信息長度的參數均設置為輸入變量,包括存儲器深度、計數器周期等,以方便配置。
2 FPGA功能模塊的設計與實現
2.1 交織模塊的設計

    交織器是Turbo編譯碼器的主要構成部分之一,其能否根據幀長參數產生相應的交織圖樣也是本設計的關鍵所在。LTE標準中規定交織器采用QPP偽隨機交織方案,交織長度范圍為40~6 114,該方案對不同幀長產生不同的交織圖樣,能夠有效改善碼字的漢明距離和碼重分布。假設輸入交織器的比特序列為d0,d1,…,dK-1,其中K為信息序列幀長,交織器輸出序列d′0,d′1,…,d′K-1。則有:
  
    參數f1和f2取決于交織長度K,具體值可參見參考文獻[4]。
    傳統交織器的FPGA設計一般采用軟件編程的方法。根據通信協議,將所確定幀長的交織圖樣預先計算出來,生成存儲器初始化文件(.mif或.hex格式)載入到ROM中[6]。這樣雖然降低了硬件復雜度,卻不能自行配置編碼幀長,缺乏靈活性和通用性。因此,設計中將交織算法集成于FPGA內部,需要改變信息幀長時啟動交織器重新計算交織地址存儲于RAM中。QPP交織器的硬件結構框圖如圖2所示。

    圖2中,在系統初始化階段,由鍵盤電路采集輸入的信息幀長K,經消抖處理,一路傳輸給LCD同步顯示模塊,另一路傳送到f1、f2運算單元,查表得到f1、f2的值,提供給交織算法集成模塊。
    交織算法集成單元是交織器設計的核心部分。主要功能是根據LTE協議標準以及參數K、f1、f2,在時序控制模塊的約束下,計算交織地址。運算過程中,將FPGA不能綜合的對任意整數取余的運算,均轉化為固定次數的加減循環操作,在時鐘管理模塊的控制下,采取小時鐘計算、大時鐘輸出的措施,保證交織數據的正確讀取。
    計算交織地址的同時產生寫入地址,將交織地址順序存儲到雙口RAM中,由此完成了交織器的主體設計。隨后發送握手信號,可以開始Turbo碼編譯碼流程。
    因為并不是每幀信息編譯碼時都需要運行交織算法模塊,所以只是在初始化階段載入交織地址,使交織算法與編譯碼器分時工作。調用交織器模塊時只需將順序地址輸入到雙口RAM的讀地址端,便能得到既定幀長的QPP偽隨機交織地址,不會增加譯碼延時。得到交織圖樣以后即可進行交織、解交織過程[7]。
2.2 Turbo碼編碼器的設計
    在完成交織模塊的基礎上對Turbo碼編碼器進行FPGA設計。Turbo碼編碼器由RSC(遞歸系統卷積碼)子編碼器、交織器、復接電路等構成,硬件實現框圖如圖3所示。

    系統初始化完畢后,交織器已存儲有對應幀長的交織圖樣,編碼器首先接收到一幀信息存儲于RAM中,開始信號啟動編碼過程。在時鐘管理模塊和時序控制模塊的指引下,計數器產生順序地址,再按該順序地址訪問交織器得到交織地址,分別以順序地址和交織地址從存儲有信息序列的RAM中讀取數據進入對應的RSC進行編碼,同時復接電路對信息位和校驗位進行并串轉換,一幀信息編碼完畢對子編碼器做歸零處理。
2.3 Turbo碼譯碼器的設計
    Turbo碼譯碼器相對于編碼器來說硬件結構更加復雜,根據譯碼原理和交織器實現方式,得到譯碼器實現結構圖如圖4所示。

    為節省硬件資源,本文設計的Turbo碼譯碼器采用子譯碼器單核復用的結構模式。當子譯碼器模塊作為子譯碼器1時,信息比特順序寫入存儲器后順序讀出到子譯碼器中,L_a2以交織地址寫入存儲器,順序地址讀出作為子譯碼器1的先驗信息,同時校驗位選擇yp1,子譯碼器1根據3個輸入進行SISO(軟輸入軟輸出)譯碼運算,得到新的L_a2及L_e;此后子譯碼器作為子譯碼器2,以交織地址將ys從存儲器中讀出,L_a2以順序地址寫入存儲器,交織地址讀出作為子譯碼器2的先驗信息,同時校驗位選擇yp2,子譯碼器2根據3個輸入進行SISO(軟輸入軟輸出)譯碼運算,得到新的L_a2及L_e,完成一次迭代。在滿足迭代停止準則以后,將L_e解交織后進行硬判決,得到譯碼序列。
    設計中,子譯碼器采用復雜度與性能折中的Max-Log-MAP譯碼算法。根據輸入的信息位、校驗位及先驗概率信息,在時序控制模塊的管理下,分別進行分支轉移度量、前向狀態度量、后向狀態度量和對數似然比的計算及存儲,以備下次譯碼運算調用。
    依據初始化分支轉移度量值,由(13,15)RSC的籬笆圖,找出當前時刻前向狀態度量與前一時刻前向狀態度量的對應關系[7],計算當前時刻的前向狀態度量。依次遞推,為防止數據溢出范圍,每次迭代對其進行歸一化處理,得到實現框圖如圖5所示。后向狀態度量與前向狀態度量具有相似的運算結構,只是逆向遞推而已。
    由對數似然比的定義,將得到的分支轉移度量、前向狀態度量和后向狀態度量代入運算公式[8],對3種輸入參量進行組合運算,然后取出“1”路徑8種狀態中的最小值和“0”路徑8種狀態的最小值,做差即得到Max-Log-MAP算法中的對數似然比。迭代數次后進行輔助硬判決,解交織輸出即為傳回信宿的譯碼序列。

3 系統實現與仿真結果分析
    在Quartus Ⅱ開發工具上,以Stratix III 系列的EP3-
SL150F1152C2為配置平臺,用Verilog HDL語言對上述各功能模塊進行編程建模,調試統一后編譯綜合,得到編譯碼器主要硬件資源占用情況如表1所示。


    建立波形文件,分別對Turbo碼進行時序仿真,得到信息幀長分別配置為128、512時,Turbo碼編碼器的仿真波形如圖6(a)、圖6(b)所示。''

    圖6中,每幀碼字序列的結尾,都有12個系統尾比特,以使編碼器寄存器回歸全零狀態。經多次驗證,與Matlab仿真數據進行對比,結果正確。
    將編碼碼字量化后存儲于ROM中,提供給譯碼器進行時序仿真,得到信息幀長分別配置為128、512(碼字序列長度分別為396、1 548)時,Turbo碼譯碼器的仿真波形如圖7(a)、圖7(b)所示。

    圖7中,譯碼器首先根據幀長設置初始化交織圖樣,然后對系統碼字解復接,得到信息序列(ys)、校驗位1(yp1)及校驗位2(yp2),與外信息(L_all)一起輸入子譯碼器進行SISO譯碼運算,迭代6次以后判決得到譯碼結果(decoderout)。
    設置不同的信息幀長,經多次仿真驗證,均能正確實現編譯碼功能。將程序下載配置到EP3SL150F1152C2中,利用VC軟件編寫測試窗口,進行測試。結果顯示,本設計可以利用外圍鍵盤電路自行輸入幀長,進行交織運算,得到交織圖樣,并能正確實現Turbo編譯碼功能,達到了設計要求。
    本設計以LTE為應用背景,實現了一種可根據信道環境現場配置幀長的Turbo編譯碼的硬件方案。將QPP交織算法集成于FPGA內部,充分利用其時鐘頻率高、速度快的優勢,減小了外圍接口電路消耗。在系統初始化時進行交織運算,先于Turbo編譯碼進程開始,兩者分時工作,協調統一,不會帶來額外的時延。所實現的Turbo碼編譯碼器是一種比較理想的通用型方案,為LTE標準下Turbo編解碼專用集成芯片的開發與推廣提供了參考。
參考文獻
[1] 沈嘉.LTE的技術創新與挑戰[J].電子技術應用.2009,35(6):7-13.
[2] 李鵬,李波.LTE的關鍵技術及其標準演變[J].電信網技術.2009,1(1):40-42.
[3] BERROU C,GLAVIEUX A,THITIMAJSHIMA P.Near shannon limit error-correcting coding and decoding Turbocodes(1).Proc.ICC’93.Geneva,1993:1064-1070.
[4] 沈嘉,索士強,全海洋,等.3GPP長期演進(LTE)技術原理與系統設計[M].北京:人民郵電出版社,2009.
[5] E代電子.Altera Stratix III系列高性能FPGA功耗可降低 50%[Z].http://www.laogu.com/wz_60188.htm.
[6] 趙旦峰,雷李云,羅清華.基于FPGA的Turbo譯碼交織器設計[J].信息與電子工程,2007,5(3):186-189.
[7] 羅清華.Turbo碼編譯碼器FPGA設計與實現[D].哈爾濱工程大學,2008.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲成人91 | 一级毛片在线观看视频 | 久久久亚洲精品国产 | 久久91精品国产一区二区 | 亚洲免费网址 | 国产91久久精品一区二区 | 国产视频a| 国产精品久久一区 | 亚洲国产老鸭窝一区二区三区 | 欧美一级毛片日韩一级 | 国产精品区牛牛影院 | 国产女人伦码一区二区三区不卡 | 一本久道综合久久精品 | 亚洲在线视频一区 | 亚洲人成片在线观看 | 亚洲免费精品 | 久久福利国产 | 亚洲第一男人天堂 | 欧美日韩国产亚洲一区二区三区 | 免费人成在线观看网站品爱网 | 日本伊人精品一区二区三区 | a级特黄毛片免费观看 | 免费播放国产性色生活片 | 在线观看一级毛片免费 | 中文字幕国产亚洲 | 欧美激情精品久久久久 | 大视频在线爱爱爱爱 | 亚洲日本在线观看网址 | 欧美真人毛片动作视频 | 欧美一级欧美三级在线 | 国产一区二区精品久久凹凸 | 日本高清久久 | 免费一级a毛片在线播放 | 毛片女| 欧美高清视频手机在在线 | 色秀视频在线观看88品善网 | 国产成人综合日韩精品无 | 不卡精品国产_亚洲人成在线 | 亚洲人的天堂男人爽爽爽 | 亚洲国产99在线精品一区二区 | 男女午夜性爽快免费视频不卡 |