Cadence擴大其在低功耗領域的領先地位,實現早期動態功耗分析與Pre-RTL探索
2008-09-09
作者:Cadence設計系統公司
全球設計創新領先企業Cadence設計系統公司(納斯達克:CDNS)已經擴大其在低功耗" title="低功耗">低功耗領域的領先地位,推出了系統級" title="系統級">系統級功率分析" title="功率分析">功率分析與探索的突破性技術。Cadence低功耗解決方案目前已經在高級低功耗芯片的設計、實現與驗證系統方面建立了領先地位,現在Cadence正在解決設計師們的下一個重要需求——在產品設計周期初期盡早進行更快的功耗的探索與估算。?
Incisive Palladium Dynamic Power Analysis能夠讓SoC設計師、架構師與驗證工程師在設計階段迅速估算他們的系統功耗,分析運行多種真實軟件堆棧與其它現實激勵的影響。該新技術方案還包含了Cadence InCyte Chip Estimator,它現在可以通過不同低功耗技術" title="低功耗技術">低功耗技術的探索提供假設式功率分析。InCyte Chip Estimator還可以自動生成Si2通用功率格式(CPF),它有助于推動架構性功耗規格與意圖貫穿于實現與驗證過程。?
Palladium Dynamic Power Analysis對有系統級關聯的電子設備的功耗預算提出了一種創新的方法學變化。Palladium Dynamic Power Analysis圍繞生產力的提升,有助于迅速識別在不同運作環境中運行真實軟件的SoC設計的平均功耗與峰值功耗。利用Palladium III內置的存儲器與RTL 編譯器功率估算引擎,Cadence提供了第一款高性能、周期精確型的綜合解決方案,提供了硬件和軟件設計的全系統功率分析。?
“作為一個產業,我們才剛剛開始認識到節能型設計帶來的好處。”Forward Concepts首席無線分析師Will Strauss說,“與此同時,消費者需要更多的功能和更高的性能,同時又要保持相同甚至更長的電池壽命和信號覆蓋率。Cadence提供了獨特的能力,在硬件和軟件設計匯合點找到功耗分析與驗證的權衡——在系統級上,芯片設計可能會影響系統軟件性能,反之亦然。在這個層面上,更快、更簡單和更高效的功率設計非常必要。”?
Cadence InCyte Chip Estimator滿足客戶所需,可以更早地進行功耗探索和估算,現在它還提供了低功耗規劃能力,其中包括通用功率格式的自動創建。這就允許設計師對盤片尺寸、性能和成本實現精確的預RTL估算,對于各種低功耗技術的設計影響及早進行探索。InCyte Chip Estimator可以用于認可和探索CPF環境和界面,應用于下游Cadence實現、RTL模擬和仿真工具,在整個設計方法學中推動低功耗戰略。?
?
“投片前系統級功耗分析與探索需要對功率要求有一個廣闊的視野,同時對現實環境下的功耗有具體的認識。”Cadence設計系統公司系統設計與驗證產品營銷部主管Ran Avinun說,“Palladium Dynamic Power Analysis和InCyte Chip Estimator結合,在設計過程初期就能提供自動化流程與能力,能夠將技術庫、嵌入式軟件和真實的激勵計算在內,確保在第一個" title="第一個">第一個工作軟件階段第一個芯片的真實環境就能符合系統功率預算限制。”?
??? ?
InCyte Chip Estimator與Palladium Dynamic Power Analysis現已推出,將會在
關于Cadence ?
Cadence公司成就全球電子設計技術創新,并在創建當今集成電路和電子產品中發揮核心作用。我們的客戶采用Cadence的軟件、硬件、設計方法和服務,來設計和驗證用于消費電子產品、網絡和通訊設備以及計算機系統中的尖端半導體器件、印刷電路板和電子系統。Cadence 2007年全球公司收入約16億美元,現擁有員工約5100名,公司總部位于美國加州圣荷塞市,公司在世界各地均設有銷售辦事處、設計中心和研究設施,以服務于全球電子產業。?
關于公司、產品及服務的更多信息,敬請瀏覽公司網站 www.cadence.com.cn。?