《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > 利用FPGA解決TMS320C54x與SDRAM的接口問題

利用FPGA解決TMS320C54x與SDRAM的接口問題

2008-09-16
作者:辛 陽 楊義先

  摘? 要: 介紹了如何利用FPGA設計TMS320C54x系列芯片與TMS626812A SDRAM之間的接口。這種接口方法適合于需要外擴大容量存儲器的應用場合。

  關鍵詞: FPGA? TMS320C54x? SDRM? 接口

?

  在DSP應用系統中,需要大量外擴存儲器的情況經常遇到。例如,在數碼相機和攝像機中,為了將現場拍攝的諸多圖片或圖像暫存下來,需要將DSP處理后的數據轉移" title="數據轉移">數據轉移到外存中以備后用。從目前的存儲器市場看,SDRAM由于其性能價格比的優勢,而被DSP開發者所青睞。DSP與SDRAM直接接口是不可能的。FPGA(現場可編程門陣列)由于其具有使用靈活、執行速度快、開發工具豐富的特點而越來越多地出現在現代電路設計中。本文用FPGA作為接口芯片,提供控制信號" title="控制信號">控制信號和定時信號,來實現DSP到SDRAM的數據存取。

1 SDRAM介紹

  本文采用的SDRAM為TMS626812A,圖1為其功能框圖。它內部分為兩條,每條1M字節,數據寬度為8位,故存儲總容量為2M字節。

?

?

  所有輸入和輸出操作都是在時鐘CLK上升沿的作用下進行的,刷新時鐘交替刷新內部的兩條RAM。TMS626812A主要有六條控制命令,它們是:條激活/行地址入口、列地址入口/寫操作、列地址入口/讀操作、條無效、自動刷新、自行刷新。SDRAM與TMS320C54x接口中用到的命令主要有: MRS、 DEAC、 ACTV、WRT-P、READ-P和REFR。這里,設計目的就是產生控制信號來滿足這些命令的時序要求。關于TMS626812A的具體說明可以查看其數據手冊。

2 SDRAM與TMS320C54x之間的通用接口

  圖2是DSP與SDRAM的通用接口" title="通用接口">通用接口框圖,圖中DSP I/F代表TMS320C54x端接口單元,SDRAM CNTL 代表SDRAM 端接口控制單元。SDRAM被設置成一次性讀寫128個字節,而DSP一次只讀寫一個字節,因而建立了兩個緩沖區B0、B1來緩存和中轉數據。B0、B1大小都為128字節,而且映射到DSP中的同一地址空間。

?

?

  盡管B0、B1對應于同一地址空間,但對兩個緩沖區不能在同一時刻進行合法訪問。實際上,當B0被DSP訪問時,B1就被SDRAM訪問,反之也成立。若DSP向B1寫數據,SDRAM就從B0讀數據;而當SDRAM的數據寫到B0中時,DSP就從B1讀數據。兩者同時從同一緩沖區讀或寫都將激發錯誤。上邊所述的數據轉移方式有兩種好處:一是加速了TMS320C54x的訪問速度,二是解決了二者之間的時鐘不同步問題。

3 FPGA中的硬件設計

  TMS320C54x為外部存儲器的擴展提供了下列信號:CLK、CS、A0~A15、D0~D15、RW、MSTRB、ISTRB、IS,而SDRAM接收下列信號:CLK、CKE、CS、DQM、W、RAS、CAS、A0~A11。由于兩端控制信號不同,需要在DSP與SDRAM之間加上控制邏輯,以便將從DSP過來的信號解釋成SDRAM能夠接收的信號。圖3是用FPGA設計的頂層硬件接口圖。

?

?

  圖中主要有三個模塊:DSP-IO、DMA_BUF和SD-CMD。其中DSP-IO是DSP端的接口,用來解碼TMS320C54x發送的SDRAM地址和命令。DMA_BUF代表緩沖區B0、B1。SD_CMD模塊用來產生SDRAM訪問所需的各種信號。

  DSP_IO模塊又包括IO_DMA、DSP_BUF和DSP_

  READ。IO_DMA產生SDRAM的命令信號,即圖3中的DSP_RDY、DSP_SD_RW、DSP_SD_BANK_SW、DSP_SD_

ADDR[20..0]、DSP_SD_ADDR_RESET、DSP_SD_START。

  DSP_BUF產生訪問B0、B1的地址、數據和控制信號,圖3中指DSP_SD_BUFCLKI、DSP_SD_BUFCLKO、DSP_SD_

BUFWE、DSP_SD_BUFADDR[6..0]、DSP_SD_BUFIN[7..0]。DSP-READ子模塊用來控制DSP的讀寫方向。

  DMA_BUF分為B0、B1兩個緩沖區,用來進行數據傳送" title="數據傳送">數據傳送,每個緩沖區的輸入輸出信號包括:CLKI、CLKO、WE、ADDR[6-0]、DATA_IN[7-0]、DATA_OUT[7-0]。

  BANK_SW是一個開關信號,用于DSP和SDRAM對B0、B1的切換訪問。

  SD_CMD模塊包括刷新、讀、寫功能。當DSP芯片發出SDRAM讀命令時,128字節的數據從SDRAM中讀出來并被存儲到B0或B1中,當DSP發出寫命令之時,128字節的數據傳到B0或B1之中并被最終寫到SDRAM中。

4 軟件設計

  TMS626812A SDRAM有兩兆字節的存儲容量。所以DSP用兩個I/O" title="I/O">I/O地址向FPGA傳送訪問SDRAM的高低地址。此文中,該兩個I/O地址對應于圖4中的03h(DMA_ADDH)和04h(DMA_ADDL)。另外,還有一個I/O地址(圖4中的05h)用來向FPGA傳送命令產生SDRAM訪問的信號。

?

?

  DSP向SDRAM寫數據時的操作步驟如下:

  (1)數據先被寫到B0或B1。

  (2)SDRAM的訪問地址經由DSP的I/O地址DMA_ADDH和DMA_ADDL發送到FPGA中。

  (3)DSP向FPGA發出一個命令(I/O地址為DMA_CTL)產生控制信號,使SDRAM從B0或B1中讀取數值。

  DSP從SDRAM讀數據的操作步驟如下:

  (1)DSP傳送訪問SDRAM的地址。

  (2)DSP經由FPGA傳送一個命令,使得數據從SDRAM中讀到FPGA中。

  (3)DSP從B0或B1中讀得數據。

  圖4為DSP中與數據傳送相關的各類存儲器的分配情況。

  具體設計時,應參考相關資料進行補充。不同的DSP與不同類型的SDRAM接口時,會有細微的區別,電路設計完畢后要進行認真而多方面的測試。

?

參考文獻

1 Application Report Spra531. Texas Instruments Incorporated,1999

2 王年旭.DSP基礎與應用系統設計.北京:北京航空航天大學出版社, 2001

3 TMS626812A Synchronous Dynamic Random-Access Memories Data Sheet. Texas Instruments Incorporated,1998

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]
主站蜘蛛池模板: 欧美性高清视频免费看www | 欧美成人怡红院在线观看 | 国产在线精品一区二区高清不卡 | 精品久久在线观看 | 国产激情视频网站 | 欧美成人一区二区三区在线视频 | 国产在线步兵一区二区三区 | 久久性生大片免费观看性 | 欧美成人毛片免费网站 | 亚洲一区二区三区视频 | 88av视频在线观看 | 日本成人在线看 | 一级毛片免费在线观看网站 | 日韩视频中文字幕 | 日韩免费一级毛片欧美一级日韩片 | 亚洲依依成人综合在线网址 | 久久久久久久久久免观看 | 新版天堂资源中文8在线 | 日本三级特黄 | 国内精品小视频福利网址 | 国产激情一区二区三区四区 | 一区二区中文字幕在线观看 | 久久在线视频播放 | 精品国产亚一区二区三区 | 日本久久久久一级毛片 | 成 人 动漫在线观看网站网站 | 国产精品理论片在线观看 | aaa免费毛片| 一本久道久久综合婷婷五 | 久久免费高清 | 男人天堂免费 | 亚洲欧美日韩视频一区 | 亚洲日本va午夜中文字幕 | 国产一级毛片网站 | 中文字幕一区二区三 | 高清大学生毛片一级 | 亚洲欧美成人影院 | 中文字幕精品一区二区2021年 | 久久91这里精品国产2020 | 亚洲欧美精品一中文字幕 | 亚洲精品天堂自在久久77 |