芯片設計解決方案供應商微捷碼(Magma)設計自動化有限公司日前宣布,專為互聯網網絡提供高質量智能半導體解決方案的NetLogic Microsystems公司已選用Talus來實現其下一代基于知識的處理器和物理層產品。這使得NetLogic Microsystems與微捷碼將隨著NetLogic Microsystems采用Talus Vortex、Talus Plan Pro和Talus Power Pro成功完成從130納米至40納米工藝節點設計投片而建立的關系得到了進一步擴展。Talus公認的解決先進設計問題的能力以及微捷碼提供世界級支持的持續承諾是影響NetLogic Microsystems做出這一決定的重要因素。
“我們基于知識的處理器產品除了一個可制定有關通過網絡傳輸的單個信息包的復雜決定的大型知識數據庫以外,還可部署先進的大范圍并行處理器架構。我們的下一代28納米設計有著超高挑戰性的版面規劃和緊密的時序收斂需求,” NetLogic Microsystems公司工程副總裁Dimitrios Dimitrelis表示。“微捷碼與我們密切合作多年,能了解并主動響應我們的獨特需求。擁有Talus的高質量布局、時鐘樹綜合和布線后優化功能以及微捷碼提供我們所需支持的承諾,我們對于使用微捷碼軟件進行下一代及更遠未來的設計充滿信心。”
NetLogic Microsystems在今年更早些時候宣布作為28納米早期開發合作伙伴,展開了與臺積電(TSMC)的合作。NetLogic Microsystems已啟動了先進產品開發,在臺積電 NEXSYS 28HP(28納米高性能)工藝節點上建立了幾項業界領先的產品線。28HP工藝較之前工藝節點提供了顯著的速度和功效優勢。
“與尖端客戶的長期密切合作讓我們對新興設計問題有了敏銳的洞察力,讓我們能夠將相應洞察結果應用到產品開發中,”微捷碼設計實施業務部總經理Premal Buch表示。“現在通過進一步擴大與NetLogic Microsystem的關系包括進了先進的28納米節點,這令我們興奮不已。”
微捷碼Talus IC實現系統
微捷碼的Talus IC實現系統是一款完全集成化的RTL-to-GDSII解決方案。對于NetLogic Microsystems來說,Talus最重要元件包括了布局技術、時鐘樹綜合及布線后優化。布局技術針對NetLogic Microsystems的挑戰性版面規劃進行了增強,可提供最佳的可布線性、最低的引腳接入擁塞和最高的時序收斂可能性,從而使得設計師能夠達成最高層時序目標并確保最大程度縮小總體芯片面積。
Talus的時鐘樹綜合不僅可平衡魯棒性時鐘樹需求(平衡的延遲性與管理的偏斜),同時還可最大程度降低時鐘緩存面積。行為驅動式智能時鐘門控與布局算法的緊密結合可以最低功耗指標實現業界領先的時鐘性能。
40及40納米以下設計的時序收斂必須在經過多個情景下的驗證。Talus以全面的多模多角(MMMC)布線后優化引擎解決了這一問題。這款引擎可橫跨所有主動角點地進行設計優化,同時還可確保在不使用懲罰性容限和過度設計的前提下滿足所有時序、漏電和限制性需求。 在基于與NetLogic Microsystems的協作的最新Talus 版本中,這項技術得到了進一步增強,可滿足其在簽核情景數量上緊迫需求。