基于FPGA的SRIO多通道控制系統設計與實現 | |
所屬分類:技術論文 | |
上傳者:aetmagazine | |
文檔大小:4523 K | |
標簽: Xilinx SRIO 多通道 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在板間互聯及芯片互聯方式上,SRIO具有更高的帶寬及實時性。使用MSG(消息)接口的HELLO格式,發送端采用多接口設計方法,內部采用Round-Robin處理機制,實現了多通道接口在同時發送數據時共用一個SRIO接口的競爭處理;同時封裝為多通道的輸入輸出的方式,支持接口數量、時鐘域的任意擴展。經過測試驗證,該系統最大可實現64個不同時鐘下通道的數據收發,單通道下包和包之間延時最低可到4 μs,在SRIO傳輸應用方向上,具有較好的應用價值。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2