利用RapidIO技術搭建的可重構信號處理平臺 | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大小:286 K | |
標簽: DSP | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:軍事領域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進行連接,難以實現軍方對電子系統設計提出的可重構性的需求。FPGA可以用來實現接口轉換功能,如果利用FPGA將基于電路交換的LINK口轉換成基于包交換的其他形式的接口,就能在不改變硬件連接的基礎上,實現DSP系統的重構。本文介紹了一種基于串行RapidIO技術的可重構的信號處理平臺,并對其中核心的FPGA的邏輯設計進行了討論。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2